Arnaldo Silva Rodrigues de Oliveira
Curriculum Vitae
Nome:
Arnaldo Silva Rodrigues de Oliveira
Data
de nascimento: 24 de Setembro de 1974
E‑mail: arnaldo.oliveira@ua.pt
Página
pessoal: http://www.av.it.pt/asroliveira
§ Junho 2007 – Doutoramento,
Universidade de Aveiro, Engenharia Electrotécnica, Aprovado por Unanimidade.
§ Julho 2000 – Mestrado,
Universidade de Aveiro, Engenharia Electrónica e Telecomunicações, Aprovado por
Unanimidade.
§ Setembro 1997 –
Licenciatura, Universidade de Aveiro, Engenharia Electrónica e
Telecomunicações, 15 valores.
§ Junho 1992 – Curso Técnico-profissional,
Escola Secundária Dr. Serafim Leite – S. João da Madeira, Electrónica, 16
valores.
§ Professor Auxiliar,
Departamento de Electrónica, Telecomunicações e Informática – Universidade de
Aveiro, Agosto 2009.
§ Investigador, Instituto de
Telecomunicações – Pólo de Aveiro – Wireless
Communications – Radio Systems Group,
Março 2011.
§ Vice-Coordenador Pedagógico,
Departamento de Electrónica, Telecomunicações e Informática – Universidade de
Aveiro, Março 2011.
§ Presidente da Associação de
Pais e Encarregados de Educação da Escola EB1 da Glória – Aveiro, Outrubro
2013.
§ IEEE – Institute of Electrical & Electronics
Engineers – Sociedades: Computer
(CS), Communications (ComSoc), Circuits and Systems (CAS) e Vehicular Technology (VTS)
§ Sistemas de rádio definidos (controlados)
por software
§ Sistemas digitais
reconfiguráveis
§ Arquitectura de computadores
§ Sistemas embutidos
§ Sistemas de tempo‑real
§ Sistemas operativos
§ Co‑projecto
de hardware-software
§ Tecnologia e aplicações de
dispositivos lógicos programáveis complexos e sistemas reconfiguráveis
§ Laboratório Avançado de
Sistemas Digitais, 2012/13
§ Sistemas Digitais Avançados
(Projecto de Sistemas Digitais baseado em HDLs e FPGAs), 2012/13; 2011/12;
2010/11
§ Computação Reconfigurável,
2010/11
§ Arquitectura de Computadores
II, 2012/13
§ Sistemas de Rádio Definidos
por Software, 2012/13
§ Sistemas de Operação,
2012/13
§ Tecnologias Digitais para
Sistemas de Rádio Definidos por Software (Módulo Sistemas Digitais Reconfiguráveis), 2011/12; 2010/11
§ Especificação, Modelação e
Projecto de Sistemas Embutidos, 2011/12
§ Fundamentals of Embedded Systems (Carnegie
Mellon University / UA – Masters of
Science in Information Networking), 2009/10
§ Modelação e Síntese de
Processadores, 2007/08
§ Arquitectura de Computadores
I, 2012/13; 2011/12; 2010/11; 2009/10; 2008/09;
2007/08; 2006/07; 2005/06; 2004/05; 2003/04
§ Arquitectura de Computadores
II, 2011/12; 2010/11; 2009/10; 2008/09; 2007/08
§ Sistemas Digitais, 2008/09
§ Interfaces e Periféricos
(Micro-controladores, Barramentos, Memórias e Periféricos), 2006/07; 2005/06; 2004/05;
2003/04; 2002/03
§ Introdução à Engenharia de
Computadores e Telemática (Módulo Arquitectura
dos Sistemas Computacionais), 2009/10; 2008/09; 2007/08; 2006/07
§ Paradigmas de Programação I
(Programação Orientada por Objectos em C++), 2002/03
§ Programação II (Programação
em C e Engenharia de Software), 2001/02
§ Programação I (Programação
em Pascal, Algoritmos e Estruturas de Dados), 2001/02
§ Prémio PLUG 2010, atribuído
pela APRITEL (Associação dos Operadores de Telecomunicações) ao trabalho
intitulado “Rádios Cognitivos” (autores: Nuno Borges de Carvalho, José Neto
Vieira, Arnaldo S. R. Oliveira, Nelson Silva, Daniel Albuquerque e Pedro Miguel
Cruz).
§ Prémio Inovação, 5ª edição
do concurso de robótica Micro-Rato da Universidade de Aveiro, Maio de 2000.
§ Membro do Conselho Geral do
Agrupamento de Escolas de Aveiro, Outubro 2012, 12 meses.
§ Presidente da Comissão de
Equivalências do curso de Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro, Agosto 2010, 7 meses.
§ Investigador, Instituto de
Telecomunicações – Pólo de Aveiro – Basic
Sciences and Enabling Technologies – CSI (Circuitos e Sistemas Integrados),
Junho 2010, 9 meses.
§ Membro (Vogal) da Comissão
de Equivalências do curso de Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro, Julho 2007, 36 meses.
§ Investigador, Laboratório de
Sistemas Embutidos e Computacionais/Actividade Transversal em Robótica
Inteligente – IEETA / Universidade de Aveiro, Setembro 2000, 9 anos e 9 meses.
§ Professor Auxiliar
Convidado, Departamento de Electrónica, Telecomunicações e Informática –
Universidade de Aveiro, Outubro 2007, 22 meses.
§ Membro da Assembleia da
Universidade pelo Corpo dos Restantes Docentes, Universidade de Aveiro, Abril
2005, 24 meses.
§ Membro da Assembleia de
Representantes do Departamento de Electrónica, Telecomunicações e Informática
pelos Assistentes, Universidade de Aveiro, Fevereiro 2005, 28 meses.
§ Assistente Convidado,
Departamento de Electrónica, Telecomunicações e Informática – Universidade de
Aveiro, 10 de Fevereiro 2003, 4 anos e 8 meses.
§ Monitor, Departamento de
Electrónica e Telecomunicações – Universidade de Aveiro, Outubro 2001, 16
meses.
§ Bolseiro, Laboratório de
Comunicações – Departamento de Electrónica e Telecomunicações – Universidade de
Aveiro, 1 de Novembro de 1997, 12 meses.
§ Técnico de Electrónica Estagiário,
Philips Portuguesa S.A. – Ovar, 1 de Julho de 1992, 3 meses.
§ Janeiro 2013 – “Digital RF
Overlay” – Instituto de Telecomunicações, PT Inovação S.A., 9 meses.
§ Julho 2011 –
“DiRecTRadio – All-Digital Reconfigurable System-on-Chip Transmitter for
Cognitive Radio Systems”, LA-LVT-8-IT, 24 meses.
§ Janeiro 2010 – “HEADWAY –
Highway Environment ADvanced WArning sYstem”, Universidade de Aveiro, Instituto
de Telecomunicações, Brisa Inovação e Tecnologia, 36 meses.
§ Maio 2013 – “CREaTION
– Cognitive Radio Transceiver Design for Energy Efficient Data Transmission”,
EXCL/EEI-TEL/0067/2012, 36 meses.
§ Maio 2013 – “PANORAMA II -
Rádio” – Instituto de Telecomunicações, PT Inovação S.A., 24 meses.
§ Novembro
2012 – “ICSI – Intelligent Cooperative Sensing for Improved traffic
efficiency”, FP7-317671, 30 meses.
§ Fevereiro
2012 – “ServCPS - Server-based Real-Time Ethernet Communication Architecture for
Cyber-Physical Systems”, PTDC/EEA-AUT/122362/2010, 36 meses.
§ Novembro 2009 – “TACCS –
Transceptores Adaptáveis para Comunicações Cognitivas sem Fios”,
PTDC/EEA-TEL/099646/2008, 36 meses.
§ Junho 2009 –
“DRIVE-IN – Distributed Routing and Infotainment through VEhicular
Inter-Networking”, CMU-PT/NGN/0052/2008 – Programa Carnegie Mellon | Portugal,
36 meses.
§ Janeiro 2009 – “HaRTES –
Comutação Ethernet de Tempo-Real”, PTDC/EEA-ACR/73307/2006, 36 meses.
§ Abril 2008 – “ViaVe /
Tech4US”, Universidade de Aveiro, Instituto de Telecomunicações, Instituto
Superior de Engenharia de Lisboa, Brisa, 21 meses.
§ Maio 2007 – “WiRia –
Implementação de uma SS e especificação de uma BS WiMAX (IEEE 802.16d)”, Telesal - Rede de Competência em Telecomunicações e
Tecnologias de Informação, Universidade de Aveiro, INOVA-RIA, Instituto de
Telecomunicações, PT Inovação, S.A., Siemens, S.A., 15 meses.
§ Março 2007 – “Electronic Control Unit 2010”, Universidade de Aveiro, Bosch Motorsport, KulzerTech, 30 meses.
§ Fevereiro
2002 – “CONFIBEST – Methods and Models for Synthesis of Problem-Oriented
Reconfigurable Systems”, POSI/CHS/43140/2001, 36 meses.
§ Junho 1999 – “Ferramentas
para o projecto de sistemas reconfiguráveis”, PRAXIS/C/EEI/13146/1998, 29
meses.
§ Bolsa de Investigador
Visitante, Information and
Telecommunication Technology Center (ITTC), The University of Kansas (KU) – Estados Unidos da América, Rede de
Excelência Europeia Artist2, 1 de
Agosto 2005, 1 mês.
§ Bolsa de Doutoramento, Fundação
para a Ciência e a Tecnologia – Formação Avançada de Recursos Humanos, 1 de
Fevereiro de 2001, 24 meses.
§ Bolsa de Doutoramento,
Instituto de Engenharia Electrónica e Telemática de Aveiro, 1 de Setembro de
2000, 5 meses.
§ Bolsa de Mestrado – Apoio à
dissertação, Fundação para a Ciência e a Tecnologia – Programa Praxis XXI, 1 de
Janeiro de 1999, 16 meses.
§ Bolsa de Mestrado,
Universidade de Aveiro, 1 de Novembro de 1997, 14 meses.
§ Dezembro 2012 – Engenharia
Electrotécnica e de Computadores, Instituto Superior Técnico – Universidade
Técnica de Lisboa, Frederico Correia Pinto Pratas.
§ Maio 2010 – Engenharia
Informática, Instituto Superior Técnico – Universidade Técnica de Lisboa, José
Carlos Campos Costa.
§ Julho 2011 – Engenharia
Informática, Universidade de Aveiro, Rui Gabriel Viegas dos Santos.
§ Maio 2012 – Engenharia
Electrotécnica, Faculdade de Engenharia da Universidade do Porto, Pedro Vieira
dos Santos.
§ Fevereiro 2011 – Engenharia
Electrotécnica, Departamento de Electrónica, Telecomunicações e Informática da Universidade
de Aveiro, José Miguel da Silva Bergano.
§ Julho 2013 – Mestrado
Integrado em Engenharia Electrotécnica e de Computadores, Faculdade de
Engenharia/Universidade do Porto (2 arguições: Miguel Antenor Anjos Soares
Alves; Mário Lopes Ferreira).
§ Dezembro 2011 – Mestrado em
Engenharia de Electrónica e Telecomunicações, Instituto Superior de Engenharia
de Lisboa/Instituto Politécnico de Lisboa (1 arguição: Jorge Tiago Pereira
Mogas da Silva).
§ Setembro 2011 – Mestrado
Integrado em Engenharia Electrotécnica e de Computadores, Faculdade de
Engenharia/Universidade do Porto (3 arguições: João Pedro Borges da Cunha;
Pedro Manuel Marques Martins Carneiro; João Diogo Vilela Teixeira).
§ Julho 2010 – Mestrado
Integrado em Engenharia Electrotécnica e de Computadores, Faculdade de Ciências
e Tecnologia/Universidade Nova de Lisboa (1 arguição: Ricardo Wolffensperger
Ferreira).
§ Julho 2009 – Mestrado
Integrado em Engenharia Electrotécnica e de Computadores, Faculdade de
Engenharia/Universidade do Porto (4 arguições: João Pedro Ramos Oliveira
Santos; João Guilherme Pereira Rodrigues; Pedro Miguel Salgueiro Santos; Nuno
José de Moura Pinto).
§ Fevereiro 2009 – Mestrado
Integrado em Engenharia Electrotécnica e de Computadores, Faculdade de
Engenharia/Universidade do Porto (3 arguições: Bruno Miguel da Silva Monteiro;
Francisco Nuno Alves Orge Basadre; Bruno Falcão Dantas).
§ Julho 2008 – Mestrado
Integrado em Engenharia Electrotécnica e de Computadores, Faculdade de
Engenharia/Universidade do Porto (2 arguições: João Miguel Ramos Meixedo; André
Filipe Caetano Duarte).
§ Maio 2008 – Mestrado em
Engenharia Electrónica e Telecomunicações, Departamento de Electrónica,
Telecomunicações e Informática/Universidade de Aveiro (1 arguição: Manuel
Joaquim da Silva Almeida).
§ Setembro 2007 – Mestrado em
Engenharia Electrotécnica e de Computadores, Instituto Superior
Técnico/Universidade Técnica de Lisboa (1 arguição: Frederico Correia Pinto
Pratas).
§ Dezembro 2013 – Mestrado em
Engenharia Electrónica e Telecomunicações, Departamento de Electrónica,
Telecomunicações e Informática/Universidade de Aveiro (4 provas: Tiago Emanuel
Urze Afonso; André Rodrigues Almeida; Tiago Miguel de Pina Correia, José
Eduardo Leal Moreira).
§ Dezembro 2012 – Mestrado em
Engenharia Electrónica e Telecomunicações, Departamento de Electrónica,
Telecomunicações e Informática/Universidade de Aveiro (2 provas: José Daniel
Soares Caetano; Pedro Miguel dos Santos Soares).
§ Fevereiro 2012 – Avaliação
de Projectos de Electrónica e Sistemas Analógicos, Escola Superior de
Tecnologia e Gestão de Águeda/Universidade de Aveiro.
§ Fevereiro 2011 – FPGA Design Contest – REC 2011 – VII
Jornadas sobre Sistemas Reconfiguráveis – Faculdade de Engenharia da
Universidade do Porto.
§ Junho 2009 – Avaliação dos
Candidatos a Bolsas de Integração na Investigação (BII/IEETA-2009), IEETA /
Universidade de Aveiro.
§ Janeiro 2009 – Avaliação de
Projectos de Electrónica e Sistemas Digitais, Escola Superior de Tecnologia e
Gestão de Águeda/Universidade de Aveiro.
§ Janeiro 2005 – Avaliação de
Projectos de Electrónica e Sistemas Analógicos, Escola Superior de Tecnologia e
Gestão de Águeda/Universidade de Aveiro.
§ Abril 2012 – Aquisição de
equipamento por ajuste directo (Ref.: Ajuste Directo n. 04 - aCAL/IEETA -
02/12).
§ Maio de 2001 – 6ª edição do
concurso de robótica Micro-Rato da Universidade de Aveiro – Modalidade
Ciber-Rato, 2º lugar.
§ Maio de 2000 – 5ª edição do
concurso de robótica Micro-Rato da Universidade de Aveiro, 4º lugar num
universo de 26 equipas participantes.
§ Maio de 1999 – 4ª edição do
concurso de robótica Micro-Rato da Universidade de Aveiro, 8º lugar num
universo de 28 equipas participantes.
§ Janeiro 2012
– “Dedicated Short Range Communications”, Winter
School “Technology Challenges for the Internet of Things”, Universidade de
Aveiro, Instituto de Telecomunicações.
§ Dezembro
2011 – “FPGA Approaches for SDR”, Workshop
“White Spaces Technologies”, Instituto de Telecomunicações.
§ Dezembro 2008 – “VHDL Design
Flow for FPGA‑based Applications”, Seminário para os Programas Doutorais
em Engenharia Electrotécnica e Engenharia Informática, Departamento de
Electrónica, Telecomunicações e Informática, Universidade de Aveiro.
§ Agosto 2005
– “ARPA – A Technology Independent and Synthesizable System-on-Chip Model for
Real-time Applications”, Information and
Telecommunication Technology Center (ITTC), The University of Kansas (KU) – Estados Unidos da América.
§ Janeiro 2005 – “Processadores
para Sistemas Embutidos de Tempo-Real”, Instituto de Engenharia Electrónica e
Telemática de Aveiro / Universidade de Aveiro.
§ Novembro 2002 – “Modelação
do Protocolo CAN em C++”, palestra integrada no curso “Advanced
Microelectronics Engineering”, organizado pela Universidade de Aveiro/Instituto
Superior Técnico/Faculdade de Engenharia da Universidade do Porto/Instituto do
Comércio Externo de Portugal.
§ Nelson José Valente da Silva
– “Arquitecturas Reconfiguráveis para Rádios Controlados por Software”, Tese de
Doutoramento em Engenharia Electrotécnica, Universidade de Aveiro, Setembro
2013.
§ João Miguel Pereira de
Almeida, “Dependable Wireless Communications for
Infrastructured Vehicular Environments”, Programa Doutoral MAP-Tele,
Universidade de Aveiro, Janeiro 2014.
§ André Isidoro Prata –
“Highly Adaptable Cognitive RF Front End for Cloud RAN Systems”, Programa
Doutoral em Engenharia Electrotécnica, Universidade de Aveiro, Setembro/2013.
§ Rui Fiel Cordeiro – “High Efficiency
Reconfigurable All Digital Transmitters for Cognitive Radio Systems”, Programa
Doutoral em Engenharia Electrotécnica, Universidade de Aveiro, Janeiro/2013.
§ Manuel José Alves Ventura da
Silva, “Agile Transmitters for Real-time Vehicular Communications based on
Cognitive Radio Approaches”, Programa Doutoral em Engenharia Electrotécnica,
Universidade de Aveiro, Janeiro/2013.
§ Diogo Carlos Alcobia Ribeiro
– “Instrumentation for Nonlinear Measurements of Software Defined Radios”, Programa
Doutoral em Engenharia Electrotécnica, Universidade de Aveiro, Janeiro/2013.
§ Carlos Miguel Ferreira –
“Autonomic and Cooperative Decision Model for Network Agents in Self-Management
Networks”, Programa Doutoral em Engenharia Informática, Universidade de Aveiro,
Outubro/2010.
§ Ano lectivo 2012/13 – Daniel
Belém de Almeida Duarte, “Implementação de Serviços de Segurança para
Comunicações Veiculares”, dissertação do Mestrado Integrado em Engenharia
Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2011/12 – Sérgio
Julião Silva Alves, “Co-Processador Baseado em FPGA para a Visão de um Robô
Futebolista”, dissertação do Mestrado Integrado em Engenharia de Computadores e
Telemática, Universidade de Aveiro.
§ Ano lectivo 2011/12 –
Ricardo Jorge Gonçalves Ribeiro, “Switch Ethernet Distribuído para Sistemas
Embutidos”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2011/12 – Luís
Carlos de Oliveira Matos, “Plataforma para Projecto de Sistemas de Rádio Definidos
por Software”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2010/11 – Carlos
Eduardo Braga Ameixieira, “Desenvolvimento da Sub-camada MAC IEEE 802.11p/1609.4”,
dissertação do Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro.
§ Ano lectivo 2010/11 – João
Filipe Lopes Seabra Lourenço, “Implementação em FPGA da Modulação/Desmodulação
OFDM 802.11p”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2010/11 – Bruno
Rodrigues Braz de Carvalho, “Modelação e Implementação da Geração e Detecção das
Sequências de Treino 802.11p”, dissertação do Mestrado Integrado em Engenharia
Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2010/11 – José
Daniel Costa Varela, “Sniffer Gigabit Ethernet em Hardware para Sistemas de
Tempo-real”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2010/11 – Manuel
José Alves Ventura da Silva, “Co-projecto em FPGA da MAC IEEE 802.11p para
Comunicações Veiculares”, dissertação do Mestrado Integrado em Engenharia
Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2009/10 – Tiago
Costa Gonçalves, “Implementação de uma Rede de Domótica Baseada em Ethernet e
CANOpen”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2009/10 – Ricardo
Manuel Gabriel de Almeida, “Integração de uma Camara de Vigilância num AP
802.11x”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2009/10 – Pedro
Daniel Marques Figueiredo Antão, “Cadeira de Rodas Eléctrica Adaptada a
Tetraplégicos”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2009/10 – Luís
Emanuel Moutinho da Silva, “Ligação de Alto Desempenho entre FPGAs para Switch
Ethernet FTT”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2009/10 – Ricardo
Vilaça Moreira, “Infraestruturas para Localização Baseadas em Redes Sem Fios”,
dissertação do Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro.
§ Ano lectivo 2009/10 – João
Paulo Ligeiro Feteira Parracho, “Gateway LinuxMCE-OpenWrt para Aplicações Domóticas”,
dissertação do Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro.
§ Ano lectivo 2009/10 – Carlos
Eduardo Vieira Amador, “AP WiFi/ZigBee para Suporte à Localização Baseada em
Redes sem Fios”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2008/09 – Carlos
Miguel Ferreira, “Co-processador de Hardware para o Executivo de Tempo-real
OReK”, dissertação do Mestrado Integrado em Engenharia de Computadores e Telemática,
Universidade de Aveiro.
§ Ano lectivo 2007/08 – Nelson
José Valente Silva, “Executivo de Tempo-real para Processadores Embutidos em
FPGA”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2007/08 – Domingos
Augusto Teixeira Terra, “Multi-processador Integrado para Sistemas Embutidos”,
dissertação do Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro.
§ Ano lectivo 2007/08 – João
Pedro Puga Faria, “Sniffer Ethernet para Redes Tempo-real Baseado em FPGA”,
dissertação do Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro.
§ Ano lectivo 2007/08 – Samuel
da Rocha Madail, “Sincronização de Relógio em CAN Assistida por Hardware”,
dissertação do Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro.
§ Ano lectivo 2012/13 – André
Isidoro Prata, “Sistema de Rádio Digital para White Spaces UHF”, Mestrado
Integrado em Engenharia Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2011/12 – Flávio
Carlos da Silva Rodrigues Silvestre, “Detector Digital Síncrono de Sinal CW
baseado em FPGA”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2011/12 – João
Miguel do Céu Condeço, “Sistema de Recepção e Controlo de Rádio Online”,
dissertação do Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro.
§ Ano lectivo 2011/12 – Jorge
Filipe Dias, “Mobilidade em Comunicações Veiculares”, dissertação do Mestrado
Integrado em Engenharia Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2011/12 – Rui
Fiel Cordeiro, “Beam-steering num array paramétrico”, dissertação do Mestrado
Integrado em Engenharia Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2010/11 – Pedro
Filipe Vieira Rito, “Receptor SDR para Comunicações DSRC”, dissertação do
Mestrado Integrado em Engenharia Electrónica e Telecomunicações, Universidade
de Aveiro.
§ Ano lectivo 2010/11 – Diogo
José Simões Martins, “Emissor Baseado em SDR para Comunicações DSRC”,
dissertação do Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro.
§ Ano lectivo 2010/11 – Carlos
Manuel Bernardes Romeiro, “Hardware para paralelização de malhas de
guias-de-onda digitais”, dissertação do Mestrado Integrado em Engenharia
Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2008/09 – Lúcia
Margarida da Mata Antunes, “Software Defined Radio em FPGA”, dissertação do
Mestrado Integrado em Engenharia Electrónica e Telecomunicações, Universidade
de Aveiro.
§ Ano lectivo 2008/09 – Filipe
Daniel Neves Lino, “Avaliação e Desenvolvimento de Dispositivos para Realidade
Virtual”, dissertação do Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2008/09 –
Michael Philip de Sousa Sher, “Unidade de Gestão Dinâmica de Topologia de um
Barramento de Campo”, dissertação do Mestrado Integrado em Engenharia
Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2007/08 – Afonso
Resende Silva, “Geração de Sinais Vectoriais Baseada em FPGA”, dissertação do
Mestrado Integrado em Engenharia Electrónica e Telecomunicações, Universidade
de Aveiro.
§ Ano lectivo 2007/08 – Vítor
Hugo Martins da Silva, “Desenvolvimento de Componentes para Sistemas
Distribuídos de Segurança Crítica”, dissertação do Mestrado Integrado em
Engenharia Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2013/14 – Cristóvão
André Antunes Cruz, “Deterministic Medium Access Control
in IEEE 802.11p”, Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2013/14 – João
Ricardo Borges dos Santos, “Leitor de RFID Baseado em Software Defined Radio”,
Mestrado Integrado em Engenharia Electrónica e Telecomunicações, Universidade
de Aveiro.
§ Ano lectivo 2013/14 – Jorge
Casal Santos, “LTE Waveforms”, Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2013/14 – Diogo
José Castilho Riscado, “Frontend SDR de Banda Larga para C-RAN”, Mestrado
Integrado em Engenharia Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2013/14 – Hélder
Vasconcelos Graça Reis, “Antenas Inteligentes para Rádios Cognitivos”, Mestrado
Integrado em Engenharia Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2013/14 – Gustavo
João da Cunha Oliveira Ferreira, “Ponto de Acesso Multi-tecnologia”, Mestrado
Integrado em Engenharia Electrónica e Telecomunicações, Universidade de Aveiro.
§ Ano lectivo 2013/14 – André da
Silva Faceira, “Plataforma SDR com Interface Web Multi-utilizador”, dissertação
do Mestrado Integrado em Engenharia Electrónica e Telecomunicações, Universidade
de Aveiro.
§ Ano lectivo 2012/13 – João
Miguel Pereira de Almeida, “Plataforma Multi-Rádio para Comunicações Veiculares
DSRC 5.9 GHz”, Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro (dissertação submetida).
§ Ano lectivo 2012/13 – Daniel
Tavares Ferreira, “Camada Protocolar de Aplicação para ITS-G5”, Mestrado
Integrado em Engenharia Electrónica e Telecomunicações, Universidade de Aveiro
(dissertação submetida).
§ Ano lectivo 2012/13 – Vítor
Emanuel Ornelas Gomes, “Detecção de Acidentes e Implementação eCall Baseada em
Smartphone”, Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro (dissertação submetida).
§ Ano lectivo 2012/13 – Michael
da Conceição Costa, “Implementação de uma RedBox Ethernet para Aplicações de
Tempo-Real”, Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro (dissertação submetida).
§ Ano lectivo 2012/13 – Nuno
Miguel Vicente Ruivo Nunes, “Adaptação da Taxa de Transmissão em Redes
Veiculares”, Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro (dissertação submetida).
§ Ano lectivo 2012/13 – João
Miguel Requeijo Dias, “Sistema para Pagamento de Portagens baseado em
Smartphone”, Mestrado Integrado em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro (dissertação submetida).
§ Ano lectivo 2012/13 –
Ricardo Ferreira Figueira, “Módulo para investigação e ensino de sistemas de
comunicações digitais”, Mestrado Integrado em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro (dissertação submetida).
§ Ano lectivo 2009/10 –
Ricardo Daniel Lopes Almeida, “Plataforma para Co-projecto de Hardware/Software
de Sistemas de Comunicação Cablados”, Bolsa de Integração na Investigação,
IEETA – Universidade de Aveiro, 12 meses.
§ Ano lectivo 2009/10 – Pedro
Filipe Seabra da Costa, “Co-Processador Baseado em FPGA para a Visão de um Robô
Futebolista - Transferência e Armazenamento das Tramas de Vídeo”, Bolsa de
Integração na Investigação, IEETA – Universidade de Aveiro, 12 meses.
§ Ano lectivo 2008/09 – Manuel
José Alves Ventura da Silva, “Micro-kernel de Tempo-real em Hardware para
Processador Embutido em FPGA”, Bolsa de Integração na Investigação, IEETA – Universidade
de Aveiro, 12 meses.
§ Ano lectivo 2008/09 – Cristóvão
André Antunes Cruz, “Gestor de Memória Dinâmica para um Switch Ethernet com
Características de Tempo-real”, Bolsa de Integração na Investigação, IEETA – Universidade
de Aveiro, 12 meses.
§
Ano lectivo 2008/09 – Adam Butwicki, “Design and
Implementation of Hardware Architectures for Ethernet Switches with Real-time
Operation Constraints”, Estágio IAESTE, Universidade de Aveiro, 3 meses.
§ Novembro 2002 – Nelson Lopes
Arqueiro, “Projecto, Implementação e Teste de um Controlador CAN 2.0A em FPGA”,
projecto inserido no curso “Advanced Microelectronics Engineering”, organizado
pela Universidade de Aveiro/Instituto Superior Técnico/Faculdade de Engenharia
da Universidade do Porto/Instituto do Comércio Externo de Portugal, 12 meses.
§ Ano lectivo 2006/07 – “Simulador
de Sistema Embutido Multiprocessador com Unidades de Processamento do Tipo VLIW”,
projecto final da Licenciatura em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro em cooperação com a Philips
Research Labs, 2 semestres.
§ Ano lectivo 2006/07 –
“Processador Baseado em FPGA Dedicado à Execução de Operações numa Unidade de
Controlo para Desporto Automóvel”, projecto final da Licenciatura em Engenharia
Electrónica e Telecomunicações, Universidade de Aveiro em cooperação com a Bosch Motorsport/KulzerTech, 2 semestres.
§ Ano lectivo 2006/07 –
“Suporte em Hardware para Escalonamento com Prioridades Dinâmicas em Barramento
CAN”, projecto final da Licenciatura em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro, 2 semestres.
§ Ano lectivo 2006/07 –
“CAMBADA: Desenvolvimento de um Co-Processador em Hardware Reconfigurável para
a Visão de um Robô Futebolista”, projecto final da Licenciatura em Engenharia
Electrónica e Telecomunicações, Universidade de Aveiro, 2 semestres.
§ Ano lectivo 2005/06 –
“Projecto de uma Unidade de Sincronização de Tarefas de Tempo‑real para o
Processador ARPA‑MIPS”, projecto final da Licenciatura em Engenharia de
Computadores e Telemática, Universidade de Aveiro, 2 semestres.
§ Ano lectivo 2005/06 –
“Projecto de Unidades Pipelined para o Processador ARPA‑MIPS”, projecto
final da Licenciatura em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro, 2 semestres.
§ Ano lectivo 2005/06 –
“Implementação de uma Pilha de Comunicação FTT‑CAN no Sistema Integrado
ARPA‑MIPS”, projecto final da Licenciatura em Engenharia Electrónica e
Telecomunicações, Universidade de Aveiro, 2 semestres.
§ Ano lectivo 2005/06 –
“Desenvolvimento de Periféricos para o Sistema Integrado ARPA‑MIPS”,
projecto final da Licenciatura em Engenharia Electrónica e Telecomunicações,
Universidade de Aveiro, 2 semestres.
§ Ano lectivo 2005/06 –
“Simulador de Sistema Embutido Multiprocessador – Simulador Ciclo-a-Ciclo com
Unidades de Processamento do Tipo DSP”, projecto final da Licenciatura em
Engenharia Electrónica e Telecomunicações, Universidade de Aveiro em cooperação
com a Philips Research, 2 semestres.
§ Ano lectivo 2004/05 –
“Simulador de Sistema Embutido Multiprocessador – A arbitragem e o
Encaminhamento das Mensagens”, projecto final da Licenciatura em Engenharia
Electrónica e Telecomunicações, Universidade de Aveiro em cooperação com a Philips Research, 2 semestres.
§ Ano lectivo 2003/04 – “ReDSys
– Reconfigurable parallel Distributed System”, projecto final da Licenciatura
em Engenharia Electrónica e Telecomunicações, Universidade de Aveiro, 2
semestres.
§ Ano lectivo 2003/04 – “Dynamic
Instantiation of Tasks and Communication Channels for the Simulation of
Embedded Multiprocessor Systems”, projecto final da Licenciatura em Engenharia
de Computadores e Telemática, Universidade de Aveiro em cooperação com a Philips Research, 2 semestres.
§ Abril 2005 – “Concepção e
Implementação de um Coprocessador para Escalonamento e Sincronização de Tarefas
de Tempo‑real para um Processador MIPS32‑SMT”, 12 meses, modelo sintetizável elaborado em VHDL, implementação e
prototipagem em FPGA (mais informação em http://www.ieeta.pt/~arnaldo/projects/ARPA).
§ Fevereiro 2005 – “Concepção
e Implementação de um Coprocessador para Gestão de Excepções e Controlo de
Interrupções num Processador MIPS32‑SMT”, 2 meses, modelo
sintetizável elaborado em VHDL, implementação e prototipagem em FPGA (mais
informação em http://www.ieeta.pt/~arnaldo/projects/ARPA).
§ Abril 2003 - “Concepção e
Implementação de um Processador da Arquitectura MIPS32 com Suporte para
Multitarefa Simultânea (Simultaneous
Multithreading - SMT) e Optimizado para Aplicações de Tempo-real”, 22 meses,
modelo sintetizável elaborado em VHDL, implementação e
prototipagem em FPGA (mais informação em http://www.ieeta.pt/~arnaldo/projects/ARPA).
§ Setembro 2001 –
“Desenvolvimento de um Executivo Orientado por Objectos para Escalonamento e
Sincronização de Tarefas de Tempo‑real”, 9 meses, implementado em C++,
praticamente independente da arquitectura e disponibilizado na forma de uma
biblioteca (mais informação em http://www.ieeta.pt/~arnaldo/projects/OReK).
§ Janeiro 2001 – “Concepção e
Implementação de uma Linguagem para Descrição de Sistemas Digitais ”, 6 meses,
linguagem implementada em C++ através de uma biblioteca de classes e macros,
sendo os modelos compilados e executados com as ferramentas standard
de C++ (mais informação em http://www.ieeta.pt/~arnaldo/projects/EaSys).
§ Outubro 2007 – Acção de
formação “DACES – Docência e Aprendizagem Colaborativa no Ensino Superior”, 50
horas, integrada no programa “FADES – Formação Avançada de Docentes do Ensino
Superior”, Universidade de Aveiro, Portugal.
§ Julho 2007 – Acção de
formação “TICES – Tecnologias e Informação e Comunicação no Ensino Superior”,
50 horas, integrada no programa “FADES – Formação Avançada de Docentes do
Ensino Superior”, Universidade de Aveiro, Portugal.
§ Maio 2007 – Acção de
formação “PeDCES – Pedagogia e Desenvolvimento Curricular no Ensino Superior”, 50
horas, integrada no programa “FADES – Formação Avançada de Docentes do Ensino
Superior”, Universidade de Aveiro, Portugal.
§ Agosto 2005 – Tutorial intitulado
“Digital System Clocking: High-Performance and Low-Power Aspects”, realizado no
contexto da conferência Euromicro – DSD’2005, Faculdade de Engenharia da
Universidade do Porto, Portugal.
§ Agosto 2005 – Tutorial intitulado
“System‑Level Performance Analysis”, realizado no contexto da conferência
Euromicro – DSD’2005, Faculdade de Engenharia da Universidade do Porto,
Portugal.
§ Setembro de 1997 – Curso intensivo sobre programação na Internet, Universidade de
Aveiro/Unave/Programa Erasmus, Portugal.
§ Setembro 2013 – “Xilinx
University Program Workshop – Advanced Embedded System Design using Vivado”,
Faculdade de Engenharia da Universidade do Porto.
§ Abril 2011, Workshop Software
Defined Radio, Instituto de Estudos Superiores Militares, Lisboa.
§ Fevereiro 2011 – “Xilinx
University Program Workshop – Embedded Linux on MicroBlaze”, Faculdade de
Engenharia da Universidade do Porto.
§ Setembro 2009 – Acção de
formação sobre a plataforma de e-Learning “Moodle”,
Unidade Operacional para o e-Learning, Universidade de Aveiro, Portugal.
§
Outubro 2004 – Seminário “International Workshop on
Embedded Systems, Internet Programming and Industrial IT”, Universidade de Aveiro,
Portugal.
§ Setembro 2003 – Seminário
intitulado “Advanced FPGA Design Flow”, realizado pela Xilinx Corporation no
Instituto Superior Técnico, Portugal.
§ Junho 2001 – Seminário intitulado
“A Dynamically Reconfigurable FPGA-based Content Addressable Memory for
Internet Protocol”, integrado no Ciclo de Seminários
Ericsson “As Telecomunicações para a presente década”, Universidade de
Aveiro/Unave, Portugal.
§ Setembro de 2000 – Simpósio ISSS’00
– “13th International Symposium on System Synthesis”, Madrid, Espanha.
§ Dezembro de 1999 –
Conferência VLSI’99 – “X IFIP International Conference on Very Large Scale
Integration”, Lisboa, Portugal.
§ Inglês – Bom (conversação,
leitura e escrita)
§ Francês – Médio
(conversação, leitura e escrita)
§ Arnaldo S. R. Oliveira,
“Especialização e Síntese de Processadores para Aplicação em Sistemas de
Tempo-real”, tese de doutoramento, Universidade de Aveiro, Junho 2007.
§ Arnaldo S. R. Oliveira,
“Modelos, Métodos e Ferramentas para Implementação de Unidades de Controlo
Virtuais”, dissertação de mestrado, Universidade de Aveiro, Julho 2000.
§ Wonhoon
Jang, Nelson Silva, Arnaldo Oliveira, Nuno Carvalho, “Designing
Harmonic-Controlled Drivers for Switching Power Amplifiers”, IEEE Transactions
on Circuits and Systems - II: Express Briefs, Maio 2013, vol. 60, nº 5, pp.
247-251.
§ Nelson Silva,
Arnaldo S. R. Oliveira, Nuno B. Carvalho, “Design and Optimization of Flexible
and Coding Efficient All-Digital RF Transmitters”, IEEE Transactions on
Microwave Theory and Techniques, Janeiro 2013, vol. 61, nº 1,
pp. 625-632.
§ Nelson
Silva, Arnaldo S. R. Oliveira, Ulf Gustavsson, Nuno B. Carvalho, “A Novel
All-Digital Multichannel Multimode RF Transmitter Using Delta-Sigma
Modulation”, IEEE Microwave Wireless and
Components Letters, Março 2012, vol. 22, nº 3, pp. 156-158.
§ Tiago Varum,
João Matos, Pedro Pinho, Ricardo Abreu, Arnaldo Oliveira, Jorge Lopes,
“Microstrip antenna array for multiband dedicated short range communication
systems”, Microwave and Optical
Technology Letters, Dezembro 2011, vol. 53, nº 12, pp. 2794–2796.
§ Arnaldo S.
R. Oliveira, Luís Almeida, António B. Ferrari, “The ARPA-MT Embedded SMT
Processor and Its RTOS Hardware Accelerator”, IEEE Transactions on Industrial
Electronics, Março 2011, vol. 58, nº 3, pp. 890-904.
§ Wonhoon
Jang, Nelson V. Silva, Arnaldo S. R. Oliveira, Nuno Borges Carvalho, “Analysis
on in-band distortion caused by switching amplifiers”, IET Microwaves, Antennas
& Propagation.
§ André Prata, Nuno Borges
Carvalho, Arnaldo S. R. Oliveira, “An Agile Digital Radio System for UHF White
Spaces”, IEEE Microwave Magazine, January 2014, vol. 15, nº 1.
§ Joaquim
Ferreira, Arnaldo Oliveira, João Almeida, Cristóvão Cruz, “Fail Silent Road
Side Unit for Vehicular Communications” actas da conferência ASCoMS’13 – 2nd
Workshop on Architecting Safety in Collaborative Mobile Systems, Toulouse,
França, Setembro 2013, pp. pp. 343 - 354.
§ João R. Dias,
Arnaldo S. R. Oliveira, João Nuno Matos, “The Charge Collector System – A New
NFC and Smartphone-based Toll Collection System”, actas da conferência IARIA
VEHICULAR’13 - The 2nd International Conference on Advances in Vehicular
Systems, Technologies and Applications, Nice, França, Julho 2013, pp. 1-2.
§ Nuno Balula Almeida, João
Nuno Matos, Arnaldo Oliveira, Jorge Alves Lopes, “A Hardware-Software Platform
for Digital Pre-distortion Development and Validation”, actas da conferência
IEEE EUROCON’13, Zagreb, Croácia, Julho 2013, pp. 1892-1996.
§ Nelson V. Silva, Arnaldo S.
R. Oliveira and Nuno Borges Carvalho, “Novel Fine Tunable Multichannel
All-Digital Transmitter”, IEEE MTT-S International Microwave Symposium Digest –
actas do simpósio IEEE IMS’13 – MTT-S International Microwave Symposium, Seattle,
Estados Unidos da América, Junho 2013.
§ Gabriel Blard, Rui Fiel,
José Vieira, Guilherme Campos, Arnaldo Oliveira, “Auscultadores Virtuais”, actas
da conferência AES’12 – 11º
Congresso de Engenharia de Áudio – 17ª Convencão Nacional da AES Brasil, São
Paulo, Brasil, Maio 2013.
§ Jorge Dias, André Cardote,
Filipe Neves, Susana Sargento, Arnaldo Oliveira, “Seamless horizontal and
vertical mobility in VANET”, actas da conferência VNC’12 - IEEE Vehicular
Networking Conference, Seoul, Coreia do Sul, Novembro 2012, pp. 226-233.
§ Tiago Varum, João Matos,
Pedro Pinho, Arnaldo Oliveira, “Printed antenna for DSRC systems with
omnidirectional circular polarization”, actas da conferência ITSC’12 - IEEE
Intelligent Transportation Systems Society Conference, Anchorage, Estados
Unidos da América, Setembro 2012, pp. 475 - 478.
§ N. V. Silva, Manuel Ventura,
A. S. R. Oliveira, and N. B. Carvalho, "Evaluation of an FPGA-based
Reconfigurable SoC for All-Digital Flexible RF Transmitters", actas da
conferência DSD’12 - 15th Euromicro Conference on Digital System Design, Cesme,
Turquia, Setembro 2012, pp. 890-895.
§ Nelson V. Silva, Arnaldo S.
R. Oliveira, and Nuno Borges Carvalho, “Evaluation of Pulse Modulators for All-Digital
Agile Transmitters”, IEEE MTT-S International Microwave Symposium Digest –
actas do simpósio IMS’12 – IEEE International Microwave Symposium, Montreal,
Canada, Junho 2012.
§ Nelson V. Silva, Arnaldo S.
R. Oliveira, and Nuno Borges Carvalho, “A Dynamically Reconfigurable
Architecture Enabling All-Digital Transmission for Cognitive Radios”, actas do
simpósio RWS’12 – IEEE Radio and Wireless Symposium,
Santa Clara, Califórnia, Estados Unidos da América, Janeiro 2012, pp. 1-4.
§ Carlos Ameixieira, José
Matos, Ricardo Moreira, André Cardote, Arnaldo Oliveira, Susana Sargento, “An
IEEE 802.11p/WAVE Implementation with Synchronous Channel Switching for
Seamless Dual-channel Access”, actas da conferência VNC’11 – IEEE Vehicular
Networking Conference, Amsterdão, Novembro 2011, pp. 214-221.
§ Carlos Romeiro, Guilherme
Campos, Arnaldo Oliveira, “Design and Simulation of a Rectangular Meshotron
Unit Prototype”, actas do simpósio SAAHPC’11 – Symposium on Application
Accelerators in High-Performance Computing, Knoxville, Tennessee, Estados
Unidos da América, Julho 2011, pp. 56-59.
§ Rui Santos, Alexandre
Vieira, Paulo Pedreiras, Arnaldo Oliveira, Luis Almeida, Ricardo Marau, Thomas
Nolte, “Efficient, and Robust Real-Time Communication with Server-Based
Ethernet Switching”, actas da conferência WFCS’10 – 9th IEEE International Workshop on Factory Communication
Systems, Nancy, França, Maio 2010, pp. 169-177.
§ Rui Santos, Alexandre
Vieira, Ricardo Marau, Paulo Pedreiras, Arnaldo S. R. Oliveira, Luís Almeida,
“Improving the efficiency of Ethernet switches for real-time communication”, actas
da conferência WARM’10 – Workshop on
Adaptive Resource Management, integrado na CPSWeek 2010, Estocolmo, Suécia,
Abril 2010.
§ Carlos Ferreira, Arnaldo S.
R. Oliveira, “RTOS Co-Processor Implementation in VHDL”, actas da conferência
IP-ESC’09 – Intellectual Property - Embedded
Systems Conference, Grenoble, França, Dezembro 2009.
§ Rui Santos, Alexandre
Vieira, Ricardo Marau, Paulo Pedreiras, Arnaldo Oliveira and Luís Almeida,
“Robust and Efficient Server-Based Communication over Switched Ethernet”, actas
da conferência CRTS’09 - 2nd
Workshop on Compositional Theory and Technology for Real-Time Embedded Systems,
Washington, Estados Unidos da América, Dezembro 2009.
§ R. Santos, R. Marau, A.
Vieira, P. Pedreiras, A. Oliveira, Luís Almeida, “A Synthesizable Ethernet
Switch with Enhanced Real-Time Features”, actas da conferência IECON’09 – The 35th Annual Conference of the IEEE
Industrial Electronics Society, Porto, Portugal, Novembro 2009, pp.
2837-2844.
§ Nelson Silva, Arnaldo Oliveira,
Rui Santos, Luís Almeida, “The OReK Real-time Micro Kernel for FPGA-based
Systems-on-Chip”, actas da conferência ESTIMedia’08 – 6th IEEE Workshop on Embedded Systems for Real-Time
Multimedia, Atlanta, Estados Unidos da América, Outubro 2008, pp. 75-80.
§ Rui Santos, Ricardo Marau,
Arnaldo S. R. Oliveira, Paulo Pedreiras, Luís Almeida, “Designing a Customized
Ethernet Switch for Safe Hard Real-Time Communication”, actas da conferência WFCS’08
– 7th IEEE International Workshop
on Factory Communication Systems, Dresden, Alemanha, Maio 2008, pp.
169-177.
§ Arnaldo S. R. Oliveira, Luís
Almeida, António B. Ferrari, “A Specialized and Predictable Processor for
Real-time Systems”, actas da conferência WASP’07 – Workshop on Application Specific Processors, Salzburgo, Austria,
Outubro 2007, pp. 74-81.
§ Arnaldo S. R. Oliveira,
Valery A. Sklyarov, António B. Ferrari, “ARPA – A Technology Independent and
Synthesizable System-on-Chip Model for Real-Time Applications”, actas da
conferência DSD’05 – Euromicro Conference
on Digital System Design, Porto, Portugal, Agosto 2005, pp. 484-491.
§ Arnaldo S. R. Oliveira,
Nelson L. Arqueiro, Pedro N. Fonsesa, “CLAN – A Technology Independent
Synthesizable CAN Controller”, actas da conferência ICC’05 – International CAN Conference, Roma,
Itália, Março 2005, pp. 10.8-10.15.
§ J. A. Fonseca, A. Oliveira,
“Reconfigurable Distributed Systems Based on FPGAs and Fieldbuses”, actas do
simpósio WISICT’05 – Winter International
Symposium on Information and Communication Technologies, Cidade do Cabo, África
do Sul, Janeiro 2005, pp. 160-165.
§ Arnaldo S. R. Oliveira,
Valery A. Sklyarov, António B. Ferrari, “ARPA - An Open Source System-on-Chip
for Real-Time Applications”, apresentado na reunião de trabalho ERTSI 2004 - Embedded Real-Time Systems Implementation
Workshop, Lisboa, Portugal, Dezembro 2004,
http://www.cs.york.ac.uk/rtslab/demos/ertsi/ertsi04.
§ J. Ferreira, A. Oliveira, P.
Fonseca, J. A. Fonseca, “An Experiment to Assess Bit Error Rate in CAN”, actas
da conferência RTN’04 – The 3rd
International Workshop on Real-Time Networks, Catania, Italia, Junho 2004,
pp. 15-18.
§ V. Sklyarov, I. Skliarova,
A. Oliveira, A. Ferrari, “A Dynamically Reconfigurable Accelerator for
Operations over Boolean and Ternary Vectors”, actas do simpósio DSD’03 – Euromicro Symposium on Digital System Design,
Antalya, Turquia, Setembro 2003, pp. 222-229.
§ A. Oliveira,
P. Fonseca, V. Sklyarov, A. Ferrari, “An Object-Oriented Framework for CAN
Protocol Modeling and Simulation”, actas da conferência FET’03 – The 5th IFAC International Conference on
Fieldbus Systems and their Applications, Aveiro, Portugal, Julho 2003, pp.
243-248.
§ A. Oliveira,
V. Sklyarov, A. Ferrari, “EaSys – A C++ Based Language for Digital Systems
Design”, actas da conferência DDECS’02 – The
5th IEEE Design and Diagnostics of Electronic Circuits and Systems workshop,
Brno, República Checa, Abril 2002, pp. 252-259.
§ A. Oliveira,
V. Sklyarov, “Implementation of Virtual Control Circuits in Dynamically
Reconfigurable FPGAs”, actas da conferência ICECS'99 – The 6th IEEE International Conference on Electronics
Circuits and Systems, Pafos, Chipre, Setembro 1999, pp. 217-220.
§ A. Oliveira,
A. Melo, V. Sklyarov, “Specification, Implementation and Testing of HFSMs in
Dynamically Reconfigurable FPGAs”, actas da conferência FPL'99 – 9th International Workshop on
Field Programmable Logic and Applications, Glasgow, Reino Unido, Agosto
1999, pp. 313-322.
§ V. Sklyarov, I. Skliarova,
A. Oliveira, A. Melo, A. Ferrari, N. Lau, R. Monteiro, “Synthesis of
Dynamically Reconfigurable Circuits for Embedded Applications”, actas da
conferência FPGA/PLD’99 – 7th Japanese
FPGA/PLD Conference, Tóquio, Japão, Julho 1999, pp. 31-38.
§ V. Sklyarov, J. Fonseca, R.
Monteiro, A. Oliveira, A. Melo, N. Lau, I. Skliarova, P. Neves, A. Ferrari,
“Development System for FPGA-Based Digital Circuits”, actas do simpósio FCCM'99
– IEEE Symposium on FPGAs for Custom
Computing Machines, Napa Valley, EUA, Abril 1999, pp. 266-267.
§ V. Sklyarov, J. Fonseca, R.
Monteiro, A. Oliveira, A. Melo, N. Lau, K. Kondratjuk, I. Skliarova, P. Neves,
A. Ferrari, “FPGA-Targeted Development System for Embedded Applications”, actas
do simpósio FPGA'99 – ACM/SIGDA
International Symposium on Field Programmable Gate Arrays, Monterey, EUA,
Fevereiro 1999, pp. 248.
§ A. Oliveira, N. Lau, V. Sklyarov,
“Synthesis of VHDL Code from the Hierarchical Specification of Control Circuits for Dynamically Reconfigurable FPGAs”,
actas da conferência VIUF'98 – VHDL
International User Forum, Orlando, EUA, Outubro 1998.
§ V. Sklyarov, N. Lau, A.
Oliveira, A. Melo, K. Kondratjuk, A. Ferrari, R. Monteiro, I. Skliarova,
“Design Tools for Dynamically Reconfigurable FPGAs”, actas da conferência
PACT’98 – Workshop on Reconfigurable
Computing, Paris, França, Outubro 1998, pp. 60-65.
§ V. Sklyarov, N. Lau, A.
Oliveira, A. Melo, K. Kondratjuk, A. Ferrari, R. Monteiro, I. Skliarova,
“Synthesis Tools and Design Environment for Dynamically Reconfigurable FPGAs”,
actas do simpósio SBCCI’98 – Simpósio Brasileiro de Concepção de Circuitos
Integrados, Rio de Janeiro, Brasil, Setembro 1998, pp. 46-49.
§ V. Sklyarov,
R. Monteiro, N. Lau, A. Melo, A. Oliveira, K. Kondratjuk, “Integrated
Development for Logic Synthesis Based on Dynamically Reconfigurable FPGAs”,
actas da conferência FPL'98 – 8th
International Workshop on Field Programmable Logic and Applications,
Tallin, Estónia, Agosto 1998, pp. 19‑28.
§ V. Sklyarov,
N. Lau, R. Monteiro, A. Melo, A. Oliveira, K. Kondratjuk, “Design of Virtual
Digital Controllers Based on Dynamically Reconfigurable FPGAs”, actas da
conferência EUROMICRO’98 – Workshop on
Digital System Design, Vaesteraas, Suécia, Agosto 1998, pp. 200-203.
§ Michael Costa, Arnaldo
Oliveira, Paulo Pedreiras, “A RRR RedBox for Safety-Critical Networked Embedded
Systems”, actas da conferência INForum’13 - Simpósio de Informática, Évora,
Portugal, Setembro 2013.
§ João Pio, Manuel Ventura,
Arnaldo Oliveira, João Matos, Joaquim Ferreira, “Flexible Hardware-Software
Implementation of the IEEE 802.11p Medium Access Control”,
actas da conferência Conftele’13 – 9ª Conferência de Telecomunicações, Castelo
Branco, Portugal, Maio 2013.
§ Flávio Silvestre, Armando
Rocha, Arnaldo Oliveira, “FPGA Based Beacon Receiver Detector for Propagation
Experiments”, The 9th Conference on Telecommunications, actas da conferência Conftele’13
– 9ª Conferência de Telecomunicações, Castelo Branco, Portugal, Maio 2013.
§ André Faceira, Arnaldo
Oliveira, Nuno Borges de Carvalho, “Modular SDR Platform for Educational and
Research Purposes”, actas do encontro REC’13 – Jornadas sobre Sistemas
Reconfiguráveis, Coimbra, Portugal, Fevereiro 2013, pp. 21-26.
§ Nelson Silva, Arnaldo S. R.
Oliveira, Nuno Borges de Carvalho, “Prototyping a Fast Delta-Sigma Modulator
Architecture Enabling FPGA-embedded Software-Defined Radio Transmitters”, actas
do encontro REC’12 – Jornadas sobre Sistemas Reconfiguráveis, Lisboa, Portugal,
Fevereiro 2012, pp. 71-74.
§ Luis Silva, Arnaldo
Oliveira, Paulo Pedreiras e Rui Santos, “Ligação de Alto Desempenho entre FPGAs
para Switch Ethernet FTT”, actas do encontro REC’11 – Jornadas sobre Sistemas
Reconfiguráveis, Porto, Portugal, Fevereiro 2011, pp. 43-46.
§ Nelson Silva, Arnaldo
Oliveira, Nuno Carvalho, “Validation of a Flexible FPGA-based LDPC Decoder Through
Hardware-Software Co-simulation”, actas do encontro REC’11 – Jornadas sobre
Sistemas Reconfiguráveis, Porto, Portugal, Fevereiro 2011, pp. 39-42.
§ João Fardilha, Guilherme
Campos, Arnaldo S. R. Oliveira, “Simulation of moving sound sources based on HRTF
filters”, actas do 12º Encontro da APEA (secção portuguesa da AES), Aveiro,
Portugal, Outubro 2010.
§ João Matos, Arnaldo S. R.
Oliveira, Tiago Meireles, Nuno Ferreira, Pedro Mar, José Fonseca, Duarte
Carona, António Serrador, Jorge Lopes, “Emergent Vehicular Communications:
Applications, Standards and Implementation”, actas do 4º Congresso do Comité Português da URSI –
Comunicações rádio pessoais: redes de curto alcance e RFID', Lisboa, Portugal,
Setembro 2010.
§ Nelson Silva, Arnaldo S. R.
Oliveira, Nuno B. Carvalho, “Reconfigurable Architectures for Next Generation
Software-Defined Radio”, actas do encontro REC’10 – Jornadas sobre Sistemas
Reconfiguráveis, Aveiro, Portugal, Fevereiro 2010, pp 41-44.
§ Rui Santos, Alexandre
Vieira, Ricardo Marau, Paulo Pedreiras, Arnaldo S. R. Oliveira, Luís Almeida,
“Architectural Solutions for Server Scheduling
Communication within Ethernet Switches”, actas do encontro REC’10 – Jornadas
sobre Sistemas Reconfiguráveis, Aveiro, Portugal, Fevereiro 2010, pp 121-126.
§ Filipe Lino, Paulo Dias, Arnaldo Oliveira, Beatriz
Sousa Santos, “Comparação de Dispositivos de Interacção em Ambientes de
Realidade Virtual: Desenvolvimento de um Setup Experimental e Estudos com
Utilizadores”, actas do EPCG’09 – 17º Encontro Português de Computação Gráfica.
Microsoft, Universidade da Beira Interior, Covilhã, Portugal, Outubro 2009, pp.
175-183.
§ Rui Santos, Ricardo Marau,
Arnaldo Oliveira, Paulo Pedreiras, Luís Almeida, “FPGA-based Implementation of
an Ethernet Switch for Real-Time Applications”, actas do encontro REC’09 –
Jornadas sobre Sistemas Reconfiguráveis, Lisboa, Portugal, Fevereiro 2009, pp.
119-126.
§ João Faria, Arnaldo
Oliveira, Paulo Pedreiras, Rui Santos, “Real-time Traffic Analysis with
Hardware Support”, actas do encontro REC’09 – Jornadas sobre Sistemas
Reconfiguráveis, Lisboa, Portugal, Fevereiro 2009, pp. 36-43.
§ João Faria, Samuel Madail,
Arnaldo Oliveira, “An FPGA-based Parameterizable CAN Switch”, actas do encontro
REC’09 – Jornadas sobre Sistemas Reconfiguráveis, Lisboa, Portugal, Fevereiro
2009, pp. 63-68.
§ Arnaldo Oliveira, Luís
Almeida, António Ferrari, “ARPA-MT – A Customizable Processor for Embedded
Real-time Systems”, actas do encontro REC’08 – Jornadas sobre Sistemas Reconfiguráveis,
Braga, Portugal, Fevereiro 2008, pp. 69-74.
§ Filipe Teixeira, Nelson
Ferreira, Arnaldo Oliveira, Nuno Lau, Orlando Moreira, “Hardware Modeling and
Implementation Using High-level Languages – A Case Study”, actas do encontro
REC’05 – Jornadas sobre Sistemas Reconfiguráveis, Faro, Portugal, Fevereiro
2005, pp. 91-94.
§ A. Oliveira, B. Santos,
“Projecto e Implementação de um Coprocessador para Volume Rendering”, actas do
4º Encontro Nacional do Colégio de Engenharia Electrotécnica, Lisboa, Portugal,
Maio 1999, pp. 191-198.
§ R. Valadas, P. Ferreira, C.
Lopes, A. Oliveira, “Laboratory Experiments for Teaching Routing in
Telecommunications Networks”, actas da conferência ConfTele’99 – II Conferência
de Telecomunicações, Sesimbra, Portugal, Abril, 1999, pp. 419‑423.
§ Nuno Carvalho, José Vieira,
Arnaldo Oliveira, Pedro Cruz, Daniel Albuquerque, Nelson Silva, “Cognitive
Radio (PLUG 2010 Award)”, Research@UA, Universidade de
Aveiro, 2010, pp. 113.
§ Nelson Silva, Arnaldo S. R.
Oliveira, Nuno Borges de Carvalho, “Towards a New Baseband Processing
Architecture for Next Generation Software-Defined Radio”, Electrónica e
Telecomunicações, vol. 5, n.º 2, Junho 2010, pp. 167-171.
§ Carlos Miguel Ferreira,
Arnaldo S. R. Oliveira, “Hardware Co-Processor for the OReK Real-Time
Executive”, Electrónica e Telecomunicações, vol. 5, n.º 2, Junho 2010, pp.
160-166.
§ João Faria, Arnaldo
Oliveira, Paulo Pedreiras, Rui Santos, “FPGA-based Ethernet Sniffer for
Real-Time Networks”, Electrónica e Telecomunicações, vol. 5, n.º 1, Junho 2009,
pp. 61-68.
§ João Faria, Samuel Madail,
Arnaldo Oliveira, “Parameterizable CAN Switch Implementation Using FPGA”,
Electrónica e Telecomunicações, vol. 5, n.º 1, Junho 2009, pp. 55-60.
§ Rui Santos, Arnaldo Oliveira,
Luís Almeida, “Acesso a Recursos Partilhados em Sistemas de Tempo-real”,
Electrónica e Telecomunicações, vol. 4, n.º 5, Setembro 2005, pp. 590-595.
§ Arnaldo S. R. Oliveira,
Nelson L. Arqueiro, Pedro N. Fonseca, “CLAN – A CAN 2.0B CAN Controller for Research
Purposes”, Electrónica e Telecomunicações, vol. 4, n.º 4, Março 2005, pp.
486-494.
§ Nelson Ferreira, Filipe
Teixeira, Nuno Lau, Arnaldo Oliveira, Orlando Moreira, “Using High-level
Languages for Hardware Modeling and Implementation”, Electrónica e Telecomunicações,
vol. 4, n.º 4, Março 2005, pp. 499-507.
§ H. Manaia, A. Oliveira, N.
Lau, O. Moreira, “Escalonador de Tempo Real em SystemC”, Electrónica e
Telecomunicações, vol. 4, n.º 3, Setembro 2004, pp. 393-402.
§ A. S. R. Oliveira, V. A.
Sklyarov, A. B. Ferrari, “The ARPA Project – Creating an Open‑Source
Real-Time System‑on‑Chip”, Electrónica e Telecomunicações, vol. 4,
n.º 3, Setembro 2004, pp. 389-392.
§ A. Oliveira, L. Almeida, V.
Sklyarov, “OReK - Um Executivo de Tempo Real Orientado por Objectos”, Electrónica
e Telecomunicações, vol. 4, n.º 2, Janeiro 2004, pp. 285-294.
§ A. Oliveira, L. Almeida,
“Ensaio sobre os Sistemas de Tempo Real”, Electrónica e Telecomunicações, vol.
4, n.º 2, Janeiro 2004, pp. 261-266.
§ A. Oliveira, V. Sklyarov, A.
Ferrari, “EaSys – Uma Linguagem Orientada por Objectos para Descrição de
Sistemas Digitais”, Electrónica e Telecomunicações, vol. 3, n.º 4, Setembro
2001, pp. 311-331.
§ A. Oliveira, A. Melo,
“Sniffer - Um Robot Baseado em Arbitragem de Comportamentos Autónomos e
Reactivos”, Electrónica e Telecomunicações, vol. 3, n.º 2, Setembro 2000, pp.
116‑120.
§ A. Oliveira, A. Melo, “Dyno
- Um Robot com Hardware Reconfigurável”, Electrónica e Telecomunicações, vol.
2, n.º 6, Setembro 1999, pp. 808-810.
§ A. Oliveira, V. Sklyarov,
“Especificação, Projecto e Implementação de Circuitos de Controlo Virtuais”,
Electrónica e Telecomunicações, vol. 2, n.º4, Janeiro 1999, pp. 487-495.
§ A. Oliveira, B. Santos,
“Design and Implementation of a Hardware Coprocessor for Ray Caster Volume
Rendering”, Electrónica e Telecomunicações, vol. 2, n.º 4, Janeiro 1999, pp.
463-469.
§ V. Sklyarov, A. Melo, A.
Oliveira, N. Lau, R. Monteiro, “Circuitos Virtuais Baseados em Reprogramação e
Reconfiguração Dinâmica”, Electrónica e Telecomunicações, vol. 2, n.º 2,
Janeiro 1998, pp. 248-260.
§ A. Oliveira, V. Sklyarov,
“Hierarchical Finite State Machines and their Implementation in Dynamically
Reconfigurable FPGAs”, actas da 8ª reunião de trabalho BELSIGN – Workshop on Behavioral Design Methodologies
for Digital Design, Madrid, Espanha, Outubro 1998, pp. 11-20.
§ R. Monteiro, N. Lau, V.
Sklyarov, A. Ferrari, A. Melo, A. Oliveira, J. Fonseca, “Design of Virtual
Digital Circuits for the XC6200 Dynamically Reconfigurable FPGAs”, actas da 8ª
reunião de trabalho BELSIGN – Workshop on
Behavioral Design Methodologies for Digital Design, Madrid, Espanha,
Outubro 1998, pp. 3‑10.
§ V.
Sklyarov, N. Lau, A. Oliveira, A. Melo, A. Ferrari, K. Kondratjuk and R.
Monteiro, “Synthesis Tools and Design Environment for Dynamically
Reconfigurable FPGA”, actas
da 7ª reunião de trabalho BELSIGN – Workshop
on Behavioral Design Methodologies for Digital Design, Twente, Holanda, Maio 1998.
§ N. Lau, A. Melo, A.
Oliveira, V. Sklyarov, “Synthesis and Implementation of Control
Circuits in Dynamically Reconfigurable FPGAs”, actas da 7ª reunião de trabalho
BELSIGN – Workshop on Behavioral Design
Methodologies for Digital Design, Twente, Holanda, Maio 1998.
§ Arnaldo S. R. Oliveira,
Nelson V. Silva, “Guia das Aulas Práticas de Computação Reconfigurável”,
Departamento de Electrónica, Telecomunicações e Informática – Universidade de
Aveiro, Junho 2011.
§ A. Oliveira, A. Melo, V.
Sklyarov, “Guia das Aulas Práticas de Paradigmas de Programação I”,
Departamento de Electrónica e Telecomunicações – Universidade de Aveiro,
Outubro 2002.
§ REC 2010 – VI Jornadas sobre
Sistemas Reconfiguráveis – Universidade de Aveiro.
§ IMWS 2010 – IEEE International Microwave Workshop Series
on “RF Front-ends for Software Defined and Cognitive Radio Solutions”,
Universidade de Aveiro.
§ REC 2009 – V Jornadas sobre
Sistemas Reconfiguráveis – Universidade Nova de Lisboa.
§ IJASM – International Journal on Advances in Systems
and Measurements.
§ CENICS 2014
– The 7th International
Conference on Advances in Circuits, Electronics and Micro-electronics –
Lisboa, Portugal.
§ HPCC 2013 –
15th IEEE International Conference on High Performance Computing and
Communications - Zhangjiajie, China.
§ CENICS 2013
– The 6th International
Conference on Advances in Circuits, Electronics and Micro-electronics – Barcelona,
Espanha.
§ SIES 2012 – The 7th IEEE International
Symposium on Industrial Embedded Systems – Karlsruhe, Alemanha.
§ CENICS 2012
– The 5th International
Conference on Advances in Circuits, Electronics and Micro-electronics –
Roma, Itália.
§ SIES 2011 – The 6th IEEE International
Symposium on Industrial Embedded Systems – Västerås, Suécia.
§ CENICS 2011 –
The 4th International
Conference on Advances in Circuits, Electronics and Micro-electronics –
Riviera Francesa, França.
§ SIES 2010 – The 5th IEEE International
Symposium on Industrial Embedded Systems – Trento, Itália.
§ CENICS 2010
– The 3rd International Conference
on Advances in Circuits, Electronics and Micro-electronics – Veneza,
Itália.
§ APRES 2009 -
Workshop on Adaptive and Reconfigurable
Embedded Systems – Grenoble, França.
§ CENICS 2009
– The 2nd International
Conference on Advances in Circuits, Electronics and Micro-electronics –
Sliema, Malta.
§ SIES 2009 – The 4th IEEE International
Symposium on Industrial Embedded Systems – Lausanne, Suíça.
§ ENICS 2008 –
International Conference on Advances in
Electronics and Micro-electronics – Valencia, Espanha.
§ SIES 2008 – The 3rd IEEE International
Symposium on Industrial Embedded Systems – Montpellier, França.
§ APRES 2008 -
Workshop on Adaptive and Reconfigurable
Embedded Systems – St. Louis, Estados Unidos da América.
§ REC 2014 – X Jornadas sobre
Sistemas Reconfiguráveis – Vilamoura.
§ REC 2013 – IX Jornadas sobre
Sistemas Reconfiguráveis – Faculdade de Ciências e Tecnologia da Universidade
de Coimbra.
§ REC 2012 – VIII Jornadas
sobre Sistemas Reconfiguráveis – Instituto Superior de Engenharia de Lisboa.
§ REC 2011 – VII Jornadas
sobre Sistemas Reconfiguráveis – Faculdade de Engenharia da Universidade do
Porto.
§ REC 2010 – VI Jornadas sobre
Sistemas Reconfiguráveis – Universidade de Aveiro.
§ REC 2009 – V Jornadas sobre
Sistemas Reconfiguráveis – Universidade Nova de Lisboa.
§ REC 2008 – IV Jornadas sobre
Sistemas Reconfiguráveis – Universidade do Minho.
§ 2008, Behavioral Modeling for Embedded Systems and
Technologies: Applications for Design and Implementation, IGI Global.
§ 2013, IEEE Transactions on Circuits and Systems.
§ 2013, IEEE Transactions on Computers.
§ 2013, IEEE Transactions on VLSI.
§ 2013, IEEE Journal
on Emerging and Selected Topics in Circuits and Systems.
§ 2013, Springer Wireless Networks.
§ 2013, IEEE Transactions on Industrial Electronics.
§ 2013, IEEE Transactions on Industrial Informatics.
§ 2012, IEEE Transactions on Circuits and Systems.
§ 2012, IEEE Transactions on Industrial Electronics.
§ 2012, EURASIP Journal on Embedded Systems.
§ 2012, IEEE Transactions on Industrial Informatics.
§ 2011, IEEE Transactions on Circuits and Systems.
§ 2011, IEEE Transactions on Industrial Informatics.
§ 2011, IEEE Communications Magazine.
§ 2010, IEEE Transactions on Industrial Electronics.
§ 2010, International Journal of High Performance
Systems Architecture.
§ 2009, IEEE Transactions on Industrial Electronics.
§ 2009, International Journal of High Performance
Systems Architecture.
§ 2008, EURASIP Journal on Embedded Systems.
§ 2008, Springer Real-time Systems.
§ 2006, EURASIP Journal on Embedded Systems.
§ SSD 2014 - IEEE International Multi-Conference on
Systems, Signals and Devices, Barcelona, Espanha.
§ IECON 2013 –
39th Annual Conference of the
IEEE Industrial Electronics Society – Viena, Austria.
§ ISIE 2013 – IEEE International
Symposium on Industrial Electronics – Viena, Austria.
§ ICCVE 2012 –
The 1st International
Conference on Connected Vehicles & Expo, Pequim, China.
§ ITSC 2012 – 15th IEEE Intelligent
Transportation Systems Conference – Anchorage, Estados Unidos da América.
§ IECON 2012 –
38th Annual Conference of the
IEEE Industrial Electronics Society – Montréal, Canada.
§ ISIE 2012 – IEEE
International Symposium on Industrial Electronics – Hangzhou, China.
§ INDIN 2011 –
9th IEEE International
Conference on Industrial Informatics – Caparica, Portugal.
§ ISIE 2011 – IEEE
International Symposium on Industrial Electronics – Gdansk, Polónia.
§ ICIT/SSST
2011 – Joint IEEE International Conference
on Industrial Electronics (ICIT) & Southeastern Symposium on System Theory
(SSST), Auburn, Alabama, Estados Unidos da América.
§ IECON 2010 –
36th Annual Conference of the
IEEE Industrial Electronics Society – Glendale, Estados Unidos da América.
§ INDIN 2010 –
8th IEEE International
Conference on Industrial Informatics – Osaka, Japão.
§ DATE 2010 – Design Automation and Test in Europe –
Dresden, Alemanha.
§ IECON 2009 -
35th Annual Conference of the
IEEE Industrial Electronics Society – Porto, Portugal.
§ EUC 2009 – 7th IEEE/IFIP International
Conference on Embedded and Ubiquitous Computing – Vancouver, Canada.
§ ECRTS 2009 –
21st Euromicro Conference on
Real-Time Systems – Dublin, Irlanda.
§ RTAS 2009 – The
15th IEEE
Real-Time and Embedded Technology and Applications Symposium – São
Francisco, Estados Unidos da América.
§ DATE 2009 – Design Automation and Test in Europe –
Nice, França.
§ RTSS 2008 - The 29th IEEE
Real-Time Systems Symposium, Barcelona, Espanha.
§ RTNES 2008 – The
11th IEEE International Conference on Emerging Technologies and
Factory Automation - Track on Real-Time And (Networked) Embedded Systems,
Praga, República Checa.
§ WFCS 2008 – The
7th IEEE International Workshop on Factory Communication Systems,
Dresden, Alemanha.
§ ISIE 2008 – IEEE
International Symposium on Industrial Electronics – Cambridge, Reino Unido.
§ ICDCS 2008 –
The 28th International
Conference on Distributed Computing Systems – Pequim, China.
§ DATE 2008 – Design Automation and Test in Europe –
Munique, Alemanha.